Tuesday, July 9, 2013

Experimentación con un latch RS NOR

En este experimento observaremos el particular comportamiento de un latch, y su utilidad.
Observa el siguiente diagrama de circuito con compuertas lógicas:




Seguramente te harás varias buenas preguntas al ver este dibujo:
  • ¿Cómo actúa una compuerta NOR si una de sus entradas es la salida de la otra, y una entrada de la otra es a su vez la salida de la primera?
    Aunque sus entradas sean iguales, la salida puede ser diferente, y depende de los estados anteriores.
  • ¿Qué significan 'S' y 'R'?
    S -> Set (establece que la salida Q debe ser 1)
    R -> Reset (establece que la salida Q debe ser 0)
    Estas entradas tienen la particularidad de que no se necesitan dejar presionadas para que su efecto persista. Si se le envía un pulso eléctrico corto a la entrada S, la salida Q será 1, aunque la entrada S ya no esté activada, y este resultado persistirá hasta que se le mande un pulso a R
  • ¿Por qué, siendo un circuito perfectamente simétrico, una salida es lo opuesto de la otra? ¿Realmente es así?
    Sí y no. En un principio, cuando el circuito se acaba de conectar, suponiendo que 'R' y 'S' son 0, las dos salidas también serán 0. Es hasta el momento en el que se establecen los estados en el que la negación que representa las salidas se hace válida. El Set de una salida será el Reset de la otra.
  • ¿Qué ocurre si 'R' y 'S' se activan al mismo tiempo?
    Las dos salidas se desactivarán. En otras palabras, serán 0, y su estado siguiente dependerá de cuál entrada se deconecte primero.
  • ¿Qué utilidad tiene un circuito así?
    Este circuito puede almacenar un bit de datos mientras se mantenga energizado.
La tabla de verdades de este circuito es especial, pues toma en cuenta los estados anteriores.

R S Qt-1 Qt
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 0











Datasheet del 74LS02
Simulación en MultiSim

No comments:

Post a Comment